當前位置:範文城>職場範本>筆試>

硬體工程師面試經歷之筆試篇

筆試 閱讀(5.68K)

1 、華為:

硬體工程師面試經歷之筆試篇

硬體沒有筆試,首先是一面,技術面,大概只有15分鐘,然後性格測試(會刷人),但一般性格測試可以做兩遍。最後綜合面試了,一般大概也只有一刻鐘。

2、中興:

有筆試,然後技術面,2對1,兩個面試官會輪流問問題,大概20分鐘,緊接著綜合面,有英語,大概也要20分鐘。的並且筆試一般會和射頻,天線,微波,通訊的一起考,所以卷子一般只用做自己熟悉的部分就好了。CMOS不用輸入管腳該怎麼處理(不能懸空)。串聯負反饋和並聯負反饋的作用。PCB走線特性阻抗的影響因素(線寬,介電常數,銅箔厚度,PCB板材等)。差分訊號線阻抗匹配一般是(100歐姆~120歐姆)。4G LTE基礎知識的考察。達林頓管連線判斷和計算。軌到軌運放的基礎知識。對光接入網知識的理解(大題)。OFDM系統中峰均比的解釋以及解決辦法(大題)。用兩個MOS管搭一個開關電路(大題)。整體而言都是基礎題目。

3、 英偉達:

英偉達是發一份word的筆試題到郵箱,然後限定兩個小時做好再發過去,大概10個大題,主要是數位電路方面的。但今年英偉達基本不招人。題目有解釋什麼是非穩態,以及怎麼消除。訊號的串擾有什麼危害,怎麼解決。用2:1MUX構成與門和或門(連一根線就可以了)。給一個數字電路的框圖化簡。其餘的題目我貼幾個在下文,大家可以試著做做。應該說好好看看數電,可以做出一大半出來。

3). Given a list (5, 1, 17, 8), write aprocedure to return a sorted list in ascending order (1,5,8,17).

5). Please use Binary Gray Code to designa 4 bits 10 states code (0 1 2 3 4 5 6 7 8 9, total 10 states)

7). Please implement following functionswith a 2:1 MUX.

Y=A&B; Y=A||B;

4 、百度:

硬體就一個崗位,筆試主要是FPGA方向的,但筆試過後基本都沒通知了。百度硬體目前主要也只在北京招人。百度這兩年的筆試題有很大的相似處,具體的筆試題可以看我上一篇部落格。

5 、CVTE:

(18w)這家公司比較奇特,首先不讓投簡歷,他有一系列測評,包括邏輯,數字,硬體基礎知識的題目,只有通過了才有資格投簡歷。網上測試的.題目很基礎。然後,一面是一對三,面試官會問一些問題,讓大家依次回答,不涉及技術,一面一般刷掉三分之二的人。筆試題有對取樣定理的描述。給一個線性電源計算效率。還有兩個穩壓管並聯,問輸出。三極體放大狀態特點,和計算。微控制器工作的幾個要素。給三個電壓問是什麼三極體。幾種功放效能的比較。LC諧振電路。恆流源和恆壓源的比較。三端整合穩壓器的計算。

6 、思科:

今年沒有硬體崗位,投了一個硬體支援的崗位,筆試時發現都是軟體的題目,一共六部分,選擇作兩部分,C/C++,資料庫,作業系統,Python, 網路,Java。並且答題要求挺坑的,答對一題得1分,答錯一題扣0.5分。招人很少,題目大部分都不會,做了炮灰。

7、 阿爾卡特朗訊:

筆試,主要是高速電路設計,訊號完整性方面的題目,然後技術面,2對1,大概25分鐘,有英語。最後HR面,英語聊天十分鐘,但也有做自我介紹,專案之類的,因人而異。

解決串擾問題(3W規則)。電磁干擾EMC。OC門要加上拉電阻原因。振鈴的考察。Watchdog的原理。LVDS電平的特點以及優勢(大題)。IIC匯流排的verilog實現並畫出時鐘的對應波形(告訴從裝置地址,暫存器地址,寫入資料)那麼順序是:起始位—從裝置地址—ACK位—暫存器地址—ACK位—寫入資料—ACK位—停止位。

給一個CPU和幾片儲存器讓畫出連線圖(大題)。

DC/DC噪聲產生的原因,MOS管反接肖特基二極體的作用(大題)。

8 、斐訊:

(8k*13, 包吃住)模電和數電的基礎題,很簡單。筆試過了就面試,由於和其他公司衝突,邀請了兩次我都沒去面試。

串聯兩個穩壓管問輸出電壓。鎖存器的作用。ADC每提高1bit, 抗干擾能力可以提高6db。三極體放大電路三種組態的優缺點。給一個電容的容值和ESL問濾波範圍。三極體給出電壓,讓判斷每一極。與或非門的考察。什麼是電感飽和。儲存電路的設計。復位電路並聯二極體的作用(為電容提供洩放電壓的通道)。積分運放電路輸入輸出的計算。

9 、聯影:

國家扶持的,感覺前途還不錯,首先筆試,題目很基礎。